ZESTKUIPER 开发板

ZESTKUIPER 开发板


錾芯FPGA开发板ZESTKUIPER,板上资源包括:錾芯FPGA芯片ZESTCERES-I、64 MB HyperRAM DRAM(可用作视频帧缓冲器)、用于双引导/SW代码存储的64 MB Config PROM、5V电源输入、100MHz晶振、LEDs、标准1x6 Digilent HS2 JTAG接口、主机PC端标准1x6 FTDI电缆串行接口(USB转串行UART)、对接32或64个FPGA 3.3V I/O的双引脚DIP-40或50mil 80引脚连接器。


应用领域:工业显示屏   LED显示驱动    嵌入式系统    视频图像


板上资源

板上资源

标准1x6 Digilent HS2 JTAG接头

64Mbit配置PROM,用于双引导和/或SW软件代码存储

标准1x6 FTDI电缆串行接口到主机PC 

双引脚DIP-40或50mil 80引脚连接器,用于32或64 FPGA 3.3V I/O 

64Mbit HyperRAM内存

BGA封装,兼容ZESTCERES-I、 XC7S6等器件